Blame view

kernel/linux-imx6_3.14.28/arch/mips/bcm63xx/reset.c 8.05 KB
6b13f685e   김민수   BSP 최초 추가
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
  /*
   * This file is subject to the terms and conditions of the GNU General Public
   * License.  See the file "COPYING" in the main directory of this archive
   * for more details.
   *
   * Copyright (C) 2012 Jonas Gorski <jonas.gorski@gmail.com>
   */
  
  #include <linux/module.h>
  #include <linux/mutex.h>
  #include <linux/err.h>
  #include <linux/clk.h>
  #include <linux/delay.h>
  #include <bcm63xx_cpu.h>
  #include <bcm63xx_io.h>
  #include <bcm63xx_regs.h>
  #include <bcm63xx_reset.h>
  
  #define __GEN_RESET_BITS_TABLE(__cpu)					\
  	[BCM63XX_RESET_SPI]		= BCM## __cpu ##_RESET_SPI,	\
  	[BCM63XX_RESET_ENET]		= BCM## __cpu ##_RESET_ENET,	\
  	[BCM63XX_RESET_USBH]		= BCM## __cpu ##_RESET_USBH,	\
  	[BCM63XX_RESET_USBD]		= BCM## __cpu ##_RESET_USBD,	\
  	[BCM63XX_RESET_DSL]		= BCM## __cpu ##_RESET_DSL,	\
  	[BCM63XX_RESET_SAR]		= BCM## __cpu ##_RESET_SAR,	\
  	[BCM63XX_RESET_EPHY]		= BCM## __cpu ##_RESET_EPHY,	\
  	[BCM63XX_RESET_ENETSW]		= BCM## __cpu ##_RESET_ENETSW,	\
  	[BCM63XX_RESET_PCM]		= BCM## __cpu ##_RESET_PCM,	\
  	[BCM63XX_RESET_MPI]		= BCM## __cpu ##_RESET_MPI,	\
  	[BCM63XX_RESET_PCIE]		= BCM## __cpu ##_RESET_PCIE,	\
  	[BCM63XX_RESET_PCIE_EXT]	= BCM## __cpu ##_RESET_PCIE_EXT,
  
  #define BCM3368_RESET_SPI	SOFTRESET_3368_SPI_MASK
  #define BCM3368_RESET_ENET	SOFTRESET_3368_ENET_MASK
  #define BCM3368_RESET_USBH	0
  #define BCM3368_RESET_USBD	SOFTRESET_3368_USBS_MASK
  #define BCM3368_RESET_DSL	0
  #define BCM3368_RESET_SAR	0
  #define BCM3368_RESET_EPHY	SOFTRESET_3368_EPHY_MASK
  #define BCM3368_RESET_ENETSW	0
  #define BCM3368_RESET_PCM	SOFTRESET_3368_PCM_MASK
  #define BCM3368_RESET_MPI	SOFTRESET_3368_MPI_MASK
  #define BCM3368_RESET_PCIE	0
  #define BCM3368_RESET_PCIE_EXT	0
  
  #define BCM6328_RESET_SPI	SOFTRESET_6328_SPI_MASK
  #define BCM6328_RESET_ENET	0
  #define BCM6328_RESET_USBH	SOFTRESET_6328_USBH_MASK
  #define BCM6328_RESET_USBD	SOFTRESET_6328_USBS_MASK
  #define BCM6328_RESET_DSL	0
  #define BCM6328_RESET_SAR	SOFTRESET_6328_SAR_MASK
  #define BCM6328_RESET_EPHY	SOFTRESET_6328_EPHY_MASK
  #define BCM6328_RESET_ENETSW	SOFTRESET_6328_ENETSW_MASK
  #define BCM6328_RESET_PCM	SOFTRESET_6328_PCM_MASK
  #define BCM6328_RESET_MPI	0
  #define BCM6328_RESET_PCIE	\
  				(SOFTRESET_6328_PCIE_MASK |		\
  				 SOFTRESET_6328_PCIE_CORE_MASK |	\
  				 SOFTRESET_6328_PCIE_HARD_MASK)
  #define BCM6328_RESET_PCIE_EXT	SOFTRESET_6328_PCIE_EXT_MASK
  
  #define BCM6338_RESET_SPI	SOFTRESET_6338_SPI_MASK
  #define BCM6338_RESET_ENET	SOFTRESET_6338_ENET_MASK
  #define BCM6338_RESET_USBH	SOFTRESET_6338_USBH_MASK
  #define BCM6338_RESET_USBD	SOFTRESET_6338_USBS_MASK
  #define BCM6338_RESET_DSL	SOFTRESET_6338_ADSL_MASK
  #define BCM6338_RESET_SAR	SOFTRESET_6338_SAR_MASK
  #define BCM6338_RESET_EPHY	0
  #define BCM6338_RESET_ENETSW	0
  #define BCM6338_RESET_PCM	0
  #define BCM6338_RESET_MPI	0
  #define BCM6338_RESET_PCIE	0
  #define BCM6338_RESET_PCIE_EXT	0
  
  #define BCM6348_RESET_SPI	SOFTRESET_6348_SPI_MASK
  #define BCM6348_RESET_ENET	SOFTRESET_6348_ENET_MASK
  #define BCM6348_RESET_USBH	SOFTRESET_6348_USBH_MASK
  #define BCM6348_RESET_USBD	SOFTRESET_6348_USBS_MASK
  #define BCM6348_RESET_DSL	SOFTRESET_6348_ADSL_MASK
  #define BCM6348_RESET_SAR	SOFTRESET_6348_SAR_MASK
  #define BCM6348_RESET_EPHY	0
  #define BCM6348_RESET_ENETSW	0
  #define BCM6348_RESET_PCM	0
  #define BCM6348_RESET_MPI	0
  #define BCM6348_RESET_PCIE	0
  #define BCM6348_RESET_PCIE_EXT	0
  
  #define BCM6358_RESET_SPI	SOFTRESET_6358_SPI_MASK
  #define BCM6358_RESET_ENET	SOFTRESET_6358_ENET_MASK
  #define BCM6358_RESET_USBH	SOFTRESET_6358_USBH_MASK
  #define BCM6358_RESET_USBD	0
  #define BCM6358_RESET_DSL	SOFTRESET_6358_ADSL_MASK
  #define BCM6358_RESET_SAR	SOFTRESET_6358_SAR_MASK
  #define BCM6358_RESET_EPHY	SOFTRESET_6358_EPHY_MASK
  #define BCM6358_RESET_ENETSW	0
  #define BCM6358_RESET_PCM	SOFTRESET_6358_PCM_MASK
  #define BCM6358_RESET_MPI	SOFTRESET_6358_MPI_MASK
  #define BCM6358_RESET_PCIE	0
  #define BCM6358_RESET_PCIE_EXT	0
  
  #define BCM6362_RESET_SPI	SOFTRESET_6362_SPI_MASK
  #define BCM6362_RESET_ENET	0
  #define BCM6362_RESET_USBH	SOFTRESET_6362_USBH_MASK
  #define BCM6362_RESET_USBD	SOFTRESET_6362_USBS_MASK
  #define BCM6362_RESET_DSL	0
  #define BCM6362_RESET_SAR	SOFTRESET_6362_SAR_MASK
  #define BCM6362_RESET_EPHY	SOFTRESET_6362_EPHY_MASK
  #define BCM6362_RESET_ENETSW	SOFTRESET_6362_ENETSW_MASK
  #define BCM6362_RESET_PCM	SOFTRESET_6362_PCM_MASK
  #define BCM6362_RESET_MPI	0
  #define BCM6362_RESET_PCIE      (SOFTRESET_6362_PCIE_MASK | \
  				 SOFTRESET_6362_PCIE_CORE_MASK)
  #define BCM6362_RESET_PCIE_EXT	SOFTRESET_6362_PCIE_EXT_MASK
  
  #define BCM6368_RESET_SPI	SOFTRESET_6368_SPI_MASK
  #define BCM6368_RESET_ENET	0
  #define BCM6368_RESET_USBH	SOFTRESET_6368_USBH_MASK
  #define BCM6368_RESET_USBD	SOFTRESET_6368_USBS_MASK
  #define BCM6368_RESET_DSL	0
  #define BCM6368_RESET_SAR	SOFTRESET_6368_SAR_MASK
  #define BCM6368_RESET_EPHY	SOFTRESET_6368_EPHY_MASK
  #define BCM6368_RESET_ENETSW	0
  #define BCM6368_RESET_PCM	SOFTRESET_6368_PCM_MASK
  #define BCM6368_RESET_MPI	SOFTRESET_6368_MPI_MASK
  #define BCM6368_RESET_PCIE	0
  #define BCM6368_RESET_PCIE_EXT	0
  
  #ifdef BCMCPU_RUNTIME_DETECT
  
  /*
   * core reset bits
   */
  static const u32 bcm3368_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(3368)
  };
  
  static const u32 bcm6328_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6328)
  };
  
  static const u32 bcm6338_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6338)
  };
  
  static const u32 bcm6348_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6348)
  };
  
  static const u32 bcm6358_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6358)
  };
  
  static const u32 bcm6362_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6362)
  };
  
  static const u32 bcm6368_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6368)
  };
  
  const u32 *bcm63xx_reset_bits;
  static int reset_reg;
  
  static int __init bcm63xx_reset_bits_init(void)
  {
  	if (BCMCPU_IS_3368()) {
  		reset_reg = PERF_SOFTRESET_6358_REG;
  		bcm63xx_reset_bits = bcm3368_reset_bits;
  	} else if (BCMCPU_IS_6328()) {
  		reset_reg = PERF_SOFTRESET_6328_REG;
  		bcm63xx_reset_bits = bcm6328_reset_bits;
  	} else if (BCMCPU_IS_6338()) {
  		reset_reg = PERF_SOFTRESET_REG;
  		bcm63xx_reset_bits = bcm6338_reset_bits;
  	} else if (BCMCPU_IS_6348()) {
  		reset_reg = PERF_SOFTRESET_REG;
  		bcm63xx_reset_bits = bcm6348_reset_bits;
  	} else if (BCMCPU_IS_6358()) {
  		reset_reg = PERF_SOFTRESET_6358_REG;
  		bcm63xx_reset_bits = bcm6358_reset_bits;
  	} else if (BCMCPU_IS_6362()) {
  		reset_reg = PERF_SOFTRESET_6362_REG;
  		bcm63xx_reset_bits = bcm6362_reset_bits;
  	} else if (BCMCPU_IS_6368()) {
  		reset_reg = PERF_SOFTRESET_6368_REG;
  		bcm63xx_reset_bits = bcm6368_reset_bits;
  	}
  
  	return 0;
  }
  #else
  
  #ifdef CONFIG_BCM63XX_CPU_3368
  static const u32 bcm63xx_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(3368)
  };
  #define reset_reg PERF_SOFTRESET_6358_REG
  #endif
  
  #ifdef CONFIG_BCM63XX_CPU_6328
  static const u32 bcm63xx_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6328)
  };
  #define reset_reg PERF_SOFTRESET_6328_REG
  #endif
  
  #ifdef CONFIG_BCM63XX_CPU_6338
  static const u32 bcm63xx_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6338)
  };
  #define reset_reg PERF_SOFTRESET_REG
  #endif
  
  #ifdef CONFIG_BCM63XX_CPU_6345
  static const u32 bcm63xx_reset_bits[] = { };
  #define reset_reg 0
  #endif
  
  #ifdef CONFIG_BCM63XX_CPU_6348
  static const u32 bcm63xx_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6348)
  };
  #define reset_reg PERF_SOFTRESET_REG
  #endif
  
  #ifdef CONFIG_BCM63XX_CPU_6358
  static const u32 bcm63xx_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6358)
  };
  #define reset_reg PERF_SOFTRESET_6358_REG
  #endif
  
  #ifdef CONFIG_BCM63XX_CPU_6362
  static const u32 bcm63xx_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6362)
  };
  #define reset_reg PERF_SOFTRESET_6362_REG
  #endif
  
  #ifdef CONFIG_BCM63XX_CPU_6368
  static const u32 bcm63xx_reset_bits[] = {
  	__GEN_RESET_BITS_TABLE(6368)
  };
  #define reset_reg PERF_SOFTRESET_6368_REG
  #endif
  
  static int __init bcm63xx_reset_bits_init(void) { return 0; }
  #endif
  
  static DEFINE_SPINLOCK(reset_mutex);
  
  static void __bcm63xx_core_set_reset(u32 mask, int enable)
  {
  	unsigned long flags;
  	u32 val;
  
  	if (!mask)
  		return;
  
  	spin_lock_irqsave(&reset_mutex, flags);
  	val = bcm_perf_readl(reset_reg);
  
  	if (enable)
  		val &= ~mask;
  	else
  		val |= mask;
  
  	bcm_perf_writel(val, reset_reg);
  	spin_unlock_irqrestore(&reset_mutex, flags);
  }
  
  void bcm63xx_core_set_reset(enum bcm63xx_core_reset core, int reset)
  {
  	__bcm63xx_core_set_reset(bcm63xx_reset_bits[core], reset);
  }
  EXPORT_SYMBOL(bcm63xx_core_set_reset);
  
  postcore_initcall(bcm63xx_reset_bits_init);